11/6 新横浜■アサーションベース検証の実践セミナー

Wilson Research Groupが2016年後半に実施した世界規模の市場調査によると、FPGA開発プロジェクトのうち47% がアサーションベース検証を導入し活用中とあります。すでにアサーション技術を導入すべきかどうかではなく、いつ導入するかという段階に来ていることが伺えます。
そこで弊社では、FPGA設計者やテストエンジニア、マネージャを対象に、アサーションベースの検証実践セミナーを開催いたします。このセミナーは IEEE-1800標準 SystemVerilog Assertions の言語解説はもちろん、アサーションコードの豊富な記述例を用いて、より実践的な内容になっています。
記述においては可読性、再利用性、デバッグ性などを考慮し、組織としてどのように導入し展開するかについても解説いたします。受講後は直ぐにアサーションベース検証導入へと進めることを目指しています。

開催概要

日時 2019年 11月6日(水) 13:30〜17:00  開場時刻 13:00  
会場
神奈川県横浜市港北区新横浜2-3-19 新横浜ミネタビル
Tel:045-477-2009 (螢僖襯謄奪 デザインサービスディビジョン))
参加費 無料 
定員 30名 申込受付中
備考  


お問合わせ

株式会社PALTEK デザインサービスディビジョン 菅沼
Tel:045-477-2009 (螢僖襯謄奪デザインサービスディビジョン) 
E-mail:seminar@paltek.co.jp
神奈川県横浜市港北区新横浜2-3-12 新横浜スクエアビル6F